2023年10月自考02384计算机原理试题及答案含评分标准

上传人:雁** 文档编号:253565 上传时间:2023-11-30 格式:PDF 页数:6 大小:472.72KB
下载 相关 举报
2023年10月自考02384计算机原理试题及答案含评分标准_第1页
第1页 / 共6页
亲,该文档总共6页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、计算机原理试题答案及评分参考 第 1 页(共 2 页)绝密启用前 202310 02384 一、单项选择题:本大题共 15 小题,每小题 2 分,共 30 分。1B 2A 3D 4D 5C 6B 7B 8D 9D 10D 11B 12D 13A 14B 15A 二、填空题:本大题共 10 小题,每小题 2 分,共 20 分。16汇编语言 17输入脉冲 18堆栈 19符号位 20右移一位 21Cache 22微命令 23时间并行 24关中断 25优先级低 三、计算题:本大题共 5 小题,每小题 4 分,共 20 分。26 如答 26 表所示。答 26 表 A B C Y 0 0 0 0 0 0

2、1 0 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 1 1 1 1 1【评分说明】每答对 2 行得 1 分,共 4 分。271)符号位为 1,是负数。(1 分)2)减 1:1101101-1=1101100 (1 分)3)按位取反:0010011 十进制为:19 (1 分)4)添加负号,得:-19 (1 分)计算机原理试题答案及评分参考 第 2 页(共 2 页)28X补=11 0100101 (1 分)-Y补=00 1101001 (1 分)X-Y补=00 0001110 (1 分)符号位的代码为 00,表示运算结果“无溢出”。(1 分)29(1)流水线的操作周

3、期 t 按四步操作中最长时间来考虑,所以 t=100ns。(2 分)(2)第 2 条指令至少应推迟 2 个操作周期 2100ns=200ns。(2 分)30e=tc/ta,tc=ta e=40 0.85=34ns (2 分)由于主存存取周期是 Cache 的 5 倍,tm=345=170ns (2 分)四、问答题:本大题共 6 小题,每小题 5 分,共 30 分。31输出状态只与当时的输入状态有关,而与以前的输入状态无关的逻辑电路。输出和输入的关系具有即时性,不具备记忆功能。(2 分)常用有以下三种:全加器,译码器,数据选择器。(3 分)32立即寻址方式的特点是:CPU 将数据和指令一起从存储

4、器取出,不必再次访问存储器,从而提高了指令的执行速度。但是,因为操作数是指令的一部分,不能被修改,而且立即数的大小受到指令长度的限制,所以这种寻址方式灵活性最差。(3 分)一般用于给某一寄存器或存储单元赋初值或提供一个常数。(2 分)33加减法采用补码。(2 分)因为补码在做加减法时,符号位不用单独处理,符号位进位自然丢失;并且减法运算可转换成加法运算。(3 分)34(1)存储器地址寄存器用来保存当前 CPU 所要访问的内存单元或 I/O 设备的地址。由于内存和 CPU 之间存在着操作速度上的差异,所以必须使用地址寄存器来保持地址信息,直到内存读/写操作完成为止。(2 分)(2)存储器数据寄存

5、器用来暂时存放 CPU 与存储器或 I/O 设备之间待传送的数据。作用是:起 CPU 和存储器、I/O 设备之间信息传送中转站的作用;(1 分)缓冲及补偿 CPU 和内存、I/O 设备之间的操作速度上的差别;(1 分)在单累加器结构的运算器中还可兼作为操作数寄存器。(1 分)35(1)所需芯片总数(64K32)(16K16)=8 片,存储器可分为 4 个模块。(2 分)(2)采用字位同时扩展法。(1 分)(3)各模块通过 A15、A14 进行 2:4 译码后产生片选信号。(2 分)36程序查询式输入接口主要由端口寻址逻辑、数据输入端口和状态输入端口组成。(2 分)其 I/O 操作过程:在输入设备准备好数据时,发一个输入选通信号(STB),一方面将数据送入锁存器,同时将 Ready 触发器置“1”,以表示接口中已有数据(即准备就绪);(1 分)当 CPU 要从外设输入数据时,先执行输入指令,从状态端口读取状态字,若准备好,则执行第步;(1 分)CPU 执行输入指令,从锁存器中读取数据,同时把 Ready 触发器清零,以准备从外设接收下一个数据。(1 分)

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 资格考试 > 成人/电大/自考